Продолжим замерять частоту на цифровом осциллографе на обычном ПК (более подробно здесь: “https://gameforstreet.ru/oscillograf-na-pk-kompe/”).
Возьмем схему на логике ИЛИ-НЕ из предыдущей статьи и немного её поменяем – добавим количество Гц до 500 и попробуем поделить их с помощью микросхемы к561ие16 на 2, на 16, на 32, можно и больше!
Выводы микросхемы к561ие16:
Схему будем использовать следующую:
Какая ножка к561ие16 на сколько делит?
—————————-
Делитель на 5000 на микросхеме к561ие16:
На транзисторе VT1 собран входной усилитель-формирователь импульсов частотой 500 кГц.
Логический узел И на элементах DD2.1, DD2.2 и DD3.1 должен иметь столько входов, сколько единиц в двоичном представлении коэффициента деления. В нашем случае 500010=10011100010002, и входы логического узла должны быть соединены с выходами 23 (8), 27 (128), 28( 256), 29 (512) и 212 (4096). Обратите внимание, что показатели степени соответствуют порядковому номеру разряда (начиная с младшего нулевого) в двоичном представлении коэффициента деления. При этом сумма весов использованных разрядов получается равной 5000 – заданному коэффициенту деления. Когда число, накопленное счётчиком, достигает этого значения, уровень на выходе элемента DD3.1 и входе R счётчика становится высоким, счётчик обнуляется и цикл счёта начинается с начала.
Подобным образом на микросхеме К561ИЕ16 можно построить делитель частоты с произвольным коэффициентом деления, вплоть до 214-1 (16383). При этом нужно учитывать, что её максимальная рабочая частота при напряжении питания 9 В – 4 МГц (фактически немного больше). Она изменяется пропорционально этому напряжению.
——————————–
Видео:
“https://rutube.ru/video/1dc6575a9c0b63b2c52274562c14aebb/”